PA221 Hardware description languages II

Fakulta informatiky
podzim 2019
Rozsah
0/2/1. 3 kr. (plus ukončení). Ukončení: k.
Vyučující
RNDr. Ondřej Herman (přednášející)
prof. Ing. Václav Přenosil, CSc. (náhr. zkoušející)
doc. RNDr. Zdeněk Matěj, Ph.D. (přednášející)
Garance
doc. RNDr. Zdeněk Matěj, Ph.D.
Katedra počítačových systémů a komunikací – Fakulta informatiky
Kontaktní osoba: prof. Ing. Václav Přenosil, CSc.
Dodavatelské pracoviště: Katedra počítačových systémů a komunikací – Fakulta informatiky
Rozvrh
Čt 14:00–15:50 A415
Omezení zápisu do předmětu
Předmět je nabízen i studentům mimo mateřské obory.
Mateřské obory/plány
předmět má 68 mateřských oborů, zobrazit
Cíle předmětu
Within this course the students will obtain deeper knowledge on the field of programmable structures (e.g. FPGAs) and SoC (System on Chip) and get familiar with advanced methods of hardware design using hardware description languages. VHDL is used to demonstrate most of the principles.
Výstupy z učení
Graduates of this course will be able to:
- understand advanced FPGA principles;
- understand the programming language VHDL;
- design systems with SoC;
- program application for SoC.
Osnova
  • • VHDL – concepts, basic syntax, abstraction levels, design hierarchy
  • • desig with SoC FPGA in VHDL or Verilog
  • • FPGA design - high speed design, best practice
  • • prefabricated components – IP cores, Megafunctions
  • • ethernet with FPGA
  • • sofcore computing – NIOS2 processor system
  • • PCB design for FPGA
  • • practical tasks in Quartus II suite.
Výukové metody
Laboratory seminar.
Metody hodnocení
Evaluation consists of:
a) defense of set of tasks submitted during semester;
b) defense of final project.
Vyučovací jazyk
Angličtina
Další komentáře
Předmět je vyučován každoročně.
Předmět je zařazen také v obdobích podzim 2020, jaro 2022, jaro 2023, jaro 2024, jaro 2025.