PV199 Aplikace FPGA

Fakulta informatiky
podzim 2007
Rozsah
2/0. 4 kr. (plus ukončení). Ukončení: zk.
Vyučující
prof. Ing. Václav Přenosil, CSc. (přednášející)
Ing. Zbyněk Bureš, Ph.D. (přednášející)
Garance
prof. Ing. Václav Přenosil, CSc.
Katedra strojového učení a zpracování dat – Fakulta informatiky
Kontaktní osoba: prof. Ing. Václav Přenosil, CSc.
Rozvrh
Út 14:00–15:50 B202
Předpoklady
Předpokladem pro úspěšné studium je absolvování předmětů PA174 a PA176.
Omezení zápisu do předmětu
Předmět je nabízen i studentům mimo mateřské obory.
Mateřské obory/plány
předmět má 37 mateřských oborů, zobrazit
Cíle předmětu
Technické vybavení a struktura programovatelných polí FPGA. Metodologie navrhování technických struktur. Časová analýza, modelování a simulace funkce navrhovaných struktur. Aplikace jader technických struktur. Ladění výkonu struktur vytvořených pomocí FPGA.
Osnova
  • Úvod do návrhového systému VHDL Úvod do jazyka VERILOG Inkrementální překlad Časová analýza RTL prohlížeč Optimalizace návrhu Vestavěná násobočka Obvodový editor Editor návrhový Paměťové editor Interface logického analyzátor Jádra číslicových systémů
Literatura
  • Volnei A. Pedrone: Circuit Design with VHDL. London 2004
  • Douglas L.Perry: Programig by Example, Mc Graw-Hill, NY 2005
  • Petr J. Ashenden: The Designer's Guide to VHDL
Metody hodnocení
Během semestru bude zadána samostaná práce, jejíž výsledky budou součástí závěrečného hodnocení. Závěrečné hodnocení má formu ústní zkoušky skložené ze tří částí: 1) obhajoba projektu zadaného pro samostanou práci, 2) vyřešení jednoduchého příkladu, 3) ústní odpověď na teoretickou otázku z přehledu témat ke zkoušce.
Informace učitele
Výuka je rozdělena na část teoretickou a praktickou. Praktická část bude probíhat na technickém a programovém vybavení v Laboratoři architektury a konstrukce číslicových počítačů.
Další komentáře
Předmět je vyučován každoročně.
Předmět je zařazen také v obdobích podzim 2008.